AD9511BCPZ τσιπ ολοκληρωμένων κυκλωμάτων χρυσός προμηθευτής της Κίνας τσιπ ολοκληρωμένου κυκλώματος διανομής ρολογιών 1,2 Ghz
digital integrated circuits
,linear integrated circuits
AD9511BCPZ τσιπ ολοκληρωμένων κυκλωμάτων χρυσός προμηθευτής της Κίνας τσιπ ολοκληρωμένου κυκλώματος διανομής ρολογιών 1,2 Ghz
ΧΑΡΑΚΤΗΡΙΣΤΙΚΑ ΓΝΩΡΊΣΜΑΤΑ
Χαμηλός φάσης πυρήνας βρόχων θορύβου με κλείδωμα φάσης
Συχνότητες εισαγωγής αναφοράς σε 250 MHZ
Προγραμματίσημος διπλός-συντελεστής prescaler
Προγραμματίσημο ρεύμα αντλιών δαπανών (CP)
Ο χωριστός ανεφοδιασμός CP (VCPS) επεκτείνει τη συντονίζοντας σειρά
Δύο 1,6 Ghz, διαφορικές εισαγωγές ρολογιών
5 προγραμματίσημοι διαιρέτες, 1 έως 32, όλοι οι ακέραιοι αριθμοί
Η φάση επίλεκτη για τη χονδροειδή καθυστέρηση παραγωγή--παραγωγής ρυθμίζει
3 ανεξάρτητα αποτελέσματα 1,2 Ghz LVPECL
Πρόσθετη παραγωγή jitter 225 fs RMS
2 ανεξάρτητα 800 αποτελέσματα ρολογιών MHz/250 MHZ LVDS/CMOS
Πρόσθετη παραγωγή jitter 275 fs RMS
Η λεπτή καθυστέρηση ρυθμίζει σε 1 παραγωγή LVDS/CMOS
Τμηματικός λιμένας ελέγχου
Εξοικονόμηση χώρου 48 μόλυβδος LFCSP
ΕΦΑΡΜΟΓΕΣ
Χαμηλό jitter, χαμηλή διανομή ρολογιών θορύβου φάσης
Υψηλή ταχύτητα ΠΑΧ, DACs, DDSs, DDCs, DUCs, MxFEs χρονομέτρησης
Ασύρματοι πομποδέκτες υψηλής επίδοσης
Ενοργάνωση υψηλής επίδοσης
Ευρυζωνική υποδομή
ΓΕΝΙΚΗ ΠΕΡΙΓΡΑΦΗ
Το AD9511 παρέχει μια multi-output λειτουργία διανομής ρολογιών μαζί με έναν πυρήνα -τσιπ PLL.
Το σχέδιο υπογραμμίζει το χαμηλό θόρυβο jitter και φάσης για να μεγιστοποιήσει την απόδοση μετατροπέων στοιχείων.
Άλλες εφαρμογές με την απαίτηση του θορύβου και jitter των απαιτήσεων φάσης ωφελούνται επίσης από αυτό το μέρος.
Το τμήμα PLL αποτελείται από έναν προγραμματίσημο διαιρέτη αναφοράς (ρ) ένας χαμηλού θορύβου ανιχνευτής συχνότητας φάσης (PFD) μια αντλία δαπανών ακρίβειας (CP) και ένας προγραμματίσημος ανατροφοδοτεί το διαιρέτη (ν).
Με τη σύνδεση ενός εξωτερικού VCXO ή ενός VCO με τις καρφίτσες CLK2/CLK2B, οι συχνότητες μέχρι 1,6 Ghz μπορούν να συγχρονιστούν στην αναφορά εισαγωγής.
Υπάρχουν πέντε ανεξάρτητα αποτελέσματα ρολογιών. Τρία αποτελέσματα είναι LVPECL (1,2 Ghz), και δύο είναι επιλέξιμα ως είτε LVDS (800 MHZ) είτε επίπεδα CMOS (250 MHZ).
Κάθε παραγωγή έχει έναν προγραμματίσημο διαιρέτη που μπορεί να παρακαμφθεί ή να τεθεί ως στόχος για να διαιρέσει από οποιοδήποτε ακέραιο αριθμό μέχρι 32. Η φάση μιας παραγωγής ρολογιών σχετικά με μια άλλη παραγωγή ρολογιών μπορεί να ποικληθεί με τη βοήθεια μιας επίλεκτης λειτουργίας φάσης διαιρετών που χρησιμεύει ως μια χονδροειδής ρύθμιση συγχρονισμού.
Ένα από τα αποτελέσματα LVDS/CMOS χαρακτηρίζει ένα προγραμματίσημο στοιχείο καθυστέρησης με τις πραγματικού μεγέθους σειρές μέχρι 10 NS της καθυστέρησης. Αυτό το πρόστιμο - ο συντονίζοντας φραγμός καθυστέρησης έχει το ψήφισμα 5 μπιτ, που δίνει 32 πιθανές καθυστερήσεις από τις οποίες να επιλέξει για κάθε πραγματικού μεγέθους ρύθμιση.
Το AD9511 είναι ιδανικά ταιριαγμένο για τις εφαρμογές χρονομέτρησης μετατροπέων στοιχείων όπου η μέγιστη απόδοση μετατροπέων επιτυγχάνεται κοντά κωδικοποιεί τα σήματα με το subpicosecond jitter. Το AD9511 είναι διαθέσιμο σε έναν 48 μόλυβδο LFCSP και μπορεί να χρησιμοποιηθεί από έναν ενιαίο ανεφοδιασμό 3,3 Β.
Ένα εξωτερικό VCO, που απαιτεί μια εκτεταμένη σειρά τάσης, μπορεί να προσαρμοστεί με τη σύνδεση του ανεφοδιασμού αντλιών δαπανών (VCP) με 5,5 V. Η σειρά θερμοκρασίας είναι −40°C σε +85°C.
Σειρά θερμοκρασίας – 40°C σε +85°C