ΥΨΗΛΉ ΔΙΑΦΟΡΆ DRVR SPD ολοκληρωμένου κυκλώματος SGL διεπαφών ολοκληρωμένου κυκλώματος LVDS διεπαφών DS90LV011ATMF/NOPB UART
uart multiplexer ic
,uart level shifter ic
ΥΨΗΛΉ ΔΙΑΦΟΡΆ DRVR SPD ολοκληρωμένου κυκλώματος SGL διεπαφών ολοκληρωμένου κυκλώματος LVDS διεπαφών DS90LV011ATMF/NOPBB UART
ΧΑΡΑΚΤΗΡΙΣΤΙΚΑ ΓΝΩΡΊΣΜΑΤΑ
- Προσαρμόζεται σε tia/eia-644-πρότυπα
-
>400Mbps (200MHz) ποσοστά μετατροπής
-
μέγιστη διαφορική λοξή κίνηση 700 CP (100 CP χαρακτηριστικά)
-
μέγιστη καθυστέρηση διάδοσης 1,5 NS
-
Ενιαία παροχή ηλεκτρικού ρεύματος 3.3V
-
±350 διαφορική σηματοδότηση των MV
-
Δύναμη από την προστασία (αποτελέσματα στο τρι-ΚΡΑΤΟΣ)
-
Το Pinout απλοποιεί το σχεδιάγραμμα PCB
-
Χαμηλής ισχύος διασκεδασμός (23 MW @ 3.3V χαρακτηριστικό)
-
Συσκευασία μέθυσος-23 5-μολύβδου
-
Μέθυσος-23 καρφίτσα έκδοσης συμβατή με SN65LVDS1
-
Κατασκευασμένος με την προηγμένη τεχνολογική διαδικασία CMOS
-
Βιομηχανική λειτουργούσα σειρά θερμοκρασίας
– (−40°C σε +85°C)
ΠΕΡΙΓΡΑΦΗ
Το DS90LV011A είναι μια ενιαία συσκευή οδηγών LVDS που βελτιστοποιείται για το υψηλό ποσοστό στοιχείων και τις χαμηλής ισχύος εφαρμογές. Το DS90LV011A είναι τρέχων οδηγός τρόπου επιτρέποντας στο διασκεδασμό δύναμης για να παραμείνει χαμηλό ακόμη και στην υψηλή συχνότητα. Επιπλέον, το ρεύμα ελαττωμάτων βραχυκυκλώματος ελαχιστοποιείται επίσης. Η συσκευή σχεδιάζεται στα ποσοστά στοιχείων υποστήριξης παραπάνω από 400Mbps (200MHz) που χρησιμοποιούν τη διαφορική κάνοντας σήμα (LVDS) τεχνολογία χαμηλής τάσης.
Η συσκευή είναι 5 οδηγεί τη συσκευασία μέθυσος-23. Τα αποτελέσματα LVDS έχουν τακτοποιηθεί για το εύκολο σχεδιάγραμμα PCB. Τα διαφορικά αποτελέσματα οδηγών παρέχουν στη χαμηλή EMI τη χαρακτηριστική χαμηλή ταλάντευση παραγωγής του 350 MV. Το DS90LV011A μπορεί να ζευγαρωθεί με τον ενιαίο δέκτη γραμμών συντρόφων του, το DS90LV012A, ή με οποιος δήποτε από τους δέκτες LVDS του Tj, για να παρέχει μια μεγάλη LVDS διεπαφή.

